分享產(chǎn)品試用報(bào)告,測(cè)試板卡是基于Xilinx Zynq-7000系列XC7Z010/XC7Z020高性能低功耗處理器設(shè)計(jì)的異構(gòu)多核SoC工業(yè)級(jí)核心板。 以下為測(cè)評(píng)內(nèi)容,歡迎閱讀:TLZ7x-EasyEVM是廣州創(chuàng)龍基于Xilinx Zynq-7000 SoC設(shè)計(jì)的高速數(shù)據(jù)采集處理開發(fā)板,采用核心板+底板的設(shè)計(jì)方式,尺寸為160mm*108mm,它主要幫助開發(fā)者快速評(píng)估核心板的性能。核心板采用12層板沉金無鉛設(shè)計(jì)工藝,尺寸為62mm*38mm,引出PL端和PS端全部可用資源信號(hào)引腳,降低了開發(fā)難度和周期,以便開發(fā)者進(jìn)行快捷的二次開發(fā)使用。 底板采用4層無鉛沉金電路板設(shè)計(jì)。Xilinx Zynq-7000 SoC集成PS端單核/雙核Cortex-A9 ARM + PL端 Artix-7 架構(gòu)可編程邏輯資源;PS 端最高主頻可達(dá) 866MHz;使用 Vivado HLx,兼容 Xilinx 最新的 SDSoc 開發(fā)環(huán)境,為異構(gòu) Zynq 全可編程SoC 部署提供類嵌入式 C/C++應(yīng)用的開發(fā)體驗(yàn),可通過 C/C++開發(fā)算法,可加快算法開發(fā)進(jìn)程。
光盤雖然老,但是比起某云,讀起來那是快得多。 地板資源: 1、USB HOST接口,PHY芯片型號(hào)為USB3320C-EZK。 2、千兆以大網(wǎng)接口,PHY芯片型號(hào)為KSZ9031RNXIA,這也是很常見的PHY。 3、一個(gè)USB轉(zhuǎn)兩路串口,一路串口連接PS側(cè)UART,另外一路串口連接PL側(cè)UART。 4、一個(gè)2x 7pin的JTAG接口,間距2.0mm。 5、一個(gè)2x 17pin的擴(kuò)展GPIO接口,間距2.54mm。 6、一個(gè)GPIO/USB/HDMI擴(kuò)展接口, 共3x16=48pin的歐式端子。 7、兩個(gè)Camera接口,為2x 20pin排母,間距2.54mm。 8、1個(gè)VCC0_ADJ電壓配置接口,用于配置FPGA端電壓,1.5V、1.8V和3.3V可選 9、一個(gè)軟復(fù)位按鍵。 10、一個(gè)PL端PROG按鍵。 11、四個(gè)用戶按鍵(PS端1個(gè),PL端3個(gè))。 12、一個(gè)CAN接口,3pin綠色端子,間距2.54mm,CAN芯片型號(hào)為TI的ISO1050DUBIsolated CAN Transceiver。 13、一個(gè)TF卡接口。 14、一個(gè)1x 6bit撥碼開關(guān)用作BOOT SET。 15、一個(gè)側(cè)按復(fù)位按鍵。 16、一個(gè)外接電源接口及開關(guān),電源接口為DC417,外徑4.4mm |
|