何為"阻抗匹配"?阻抗匹配(Impedance matching)是微波電子學(xué)里的一部分,主要用于傳輸線上,來達至所有高頻的微波信號皆能傳至負載點的目的,不會有信號反射回來源點,從而提升能源效益。 大體上,阻抗匹配有兩種,一種是透過改變阻抗力(lumped-circuit matching),另一種則是調(diào)整傳輸線的波長(transmission line matching)。 要匹配一組線路,首先把負載點的阻抗值,除以傳輸線的特性阻抗值來歸一化,然后把數(shù)值劃在史密夫圖表上。 改變阻抗力 把電容或電感與負載串聯(lián)起來,即可增加或減少負載的阻抗值,在圖表上的點會沿著代表實數(shù)電阻的圓圈走動。如果把電容或電感接地,首先圖表上的點會以圖中心旋轉(zhuǎn)180度,然后才沿電阻圈走動,再沿中心旋轉(zhuǎn)180度。重覆以上方法直至電阻值變成1,即可直接把阻抗力變?yōu)榱阃瓿善ヅ洹?/p> 調(diào)整傳輸線 由負載點至來源點加長傳輸線,在圖表上的圓點會沿著圖中心以逆時針方向走動,直至走到電阻值為1的圓圈上,即可加電容或電感把阻抗力調(diào)整為零,完成匹配 阻抗匹配則傳輸功率大,對于一個電源來講,單它的內(nèi)阻等于負載 阻抗從字面上看就與電阻不一樣,其中只有一個阻字是相同的,而另一個抗字呢?簡單地說,阻抗就是電阻加電抗,所以才叫阻抗;周延一點地說,阻抗就是電阻、電容抗及電感抗在向量上的和。在直流電的世界中,物體對電流阻礙的作用叫做電阻,世界上所有的物質(zhì)都有電阻,只是電阻值的大小差異而已。電阻小的物質(zhì)稱作良導(dǎo)體,電阻很大的物質(zhì)稱作非導(dǎo)體,而最近在高科技領(lǐng)域中稱的超導(dǎo)體,則是一種電阻值幾近于零的東西。但是在交流電的領(lǐng)域中則除了電阻會阻礙電流以外,電容及電感也會阻礙電流的流動,這種作用就稱之為電抗,意即抵抗電流的作用。電容及電感的電抗分別稱作電容抗及電感抗,簡稱容抗及感抗。它們的計量單位與電阻一樣是奧姆,而其值的大小則和交流電的頻率有關(guān)系,頻率愈高則容抗愈小感抗愈大,頻率愈低則容抗愈大而感抗愈小。此外電容抗和電感抗還有相位角度的問題,具有向量上的關(guān)系式,因此才會說:阻抗是電阻與電抗在向量上的和。 阻抗匹配是指負載阻抗與激勵源內(nèi)部阻抗互相適配,得到最大功率輸出的一種工作狀態(tài)。對于不同特性的電路,匹配條件是不一樣的。 在純電阻電路中,當(dāng)負載電阻等于激勵源內(nèi)阻時,則輸出功率為最大,這種工作狀態(tài)稱為匹配,否則稱為失配。 當(dāng)激勵源內(nèi)阻抗和負載阻抗含有電抗成份時,為使負載得到最大功率,負載阻抗與內(nèi)阻必須滿足共扼關(guān)系,即電阻成份相等,電抗成份只數(shù)值相等而符號相反。這種匹配條件稱為共扼匹配。 一.阻抗匹配的研究 在高速的設(shè)計中,阻抗的匹配與否關(guān)系到信號的質(zhì)量優(yōu)劣。阻抗匹配的技術(shù)可以說是豐富多樣,但是在具體的系統(tǒng)中怎樣才能比較合理的應(yīng)用,需要衡量多個方面的因素。例如我們在系統(tǒng)中設(shè)計中,很多采用的都是源段的串連匹配。對于什么情況下需要匹配,采用什么方式的匹配,為什么采用這種方式。 例如:差分的匹配多數(shù)采用終端的匹配;時鐘采用源段匹配; 1、 串聯(lián)終端匹配 串聯(lián)終端匹配的理論出發(fā)點是在信號源端阻抗低于傳輸線特征阻抗的條件下,在信號的源端和傳輸線之間串接一個電阻R,使源端的輸出阻抗與傳輸線的特征阻抗相匹配,抑制從負載端反射回來的信號發(fā)生再次反射. 串聯(lián)終端匹配后的信號傳輸具有以下特點: A 由于串聯(lián)匹配電阻的作用,驅(qū)動信號傳播時以其幅度的50%向負載端傳播; B 信號在負載端的反射系數(shù)接近+1,因此反射信號的幅度接近原始信號幅度的50%。 C 反射信號與源端傳播的信號疊加,使負載端接受到的信號與原始信號的幅度近似相同; D 負載端反射信號向源端傳播,到達源端后被匹配電阻吸收;? E 反射信號到達源端后,源端驅(qū)動電流降為0,直到下一次信號傳輸。 相對并聯(lián)匹配來說,串聯(lián)匹配不要求信號驅(qū)動器具有很大的電流驅(qū)動能力。 選擇串聯(lián)終端匹配電阻值的原則很簡單,就是要求匹配電阻值與驅(qū)動器的輸出阻抗之和與傳輸線的特征阻抗相等。理想的信號驅(qū)動器的輸出阻抗為零,實際的驅(qū)動器總是有比較小的輸出阻抗,而且在信號的電平發(fā)生變化時,輸出阻抗可能不同。比如電源電壓為+4.5V的CMOS驅(qū)動器,在低電平時典型的輸出阻抗為37Ω,在高電平時典型的輸出阻抗為45Ω[4];TTL驅(qū)動器和CMOS驅(qū)動一樣,其輸出阻抗會隨信號的電平大小變化而變化。因此,對TTL或CMOS電路來說,不可能有十分正確的匹配電阻,只能折中考慮。 |
|
來自: 王志國 > 《技術(shù)資料》